Description
XC9572XL-10VQG44C
:
IC : CPLD, E/S : 81, 3÷3,6 VDC, nombre de macrocellules : 144, 10 ns, 100 MHz
MFR. Référence :
XC9572XL-10VQG44C
Fiche technique :
(envoyez-nous un e-mail ou discutez-nous pour un fichier PDF)
État ROHS :
Qualité: 100% original
Garantie : UN AN
Série :
|
XC9572XL
|
|
Type de montage :
|
CMS/CMS
|
|
Emballage/caisse :
|
VQFP-44
|
|
Tension d'alimentation en fonctionnement :
|
3.3 V.
|
|
Nombre de cellules macrocellulaires :
|
72 Macrocellule
|
|
Nombre d'E/S :
|
34 E/S.
|
|
Tension d'alimentation - Max :
|
3.6 V.
|
|
Tension d'alimentation - min :
|
3 V.
|
|
Température de fonctionnement minimale :
|
0 °C.
|
|
Température de fonctionnement maximale :
|
+ 70 C.
|
|
Fréquence de fonctionnement maximale :
|
178 MHz
|
|
Délai de propagation - Max :
|
10 ns
|
|
Marque :
|
Xilinx
|
|
Type de mémoire :
|
Flash
|
|
Sensible à l'humidité :
|
Oui
|
|
Nombre de portes :
|
1600
|
|
Nombre de blocs de la matrice logique - exercices pratiques :
|
4
|
|
Courant d'alimentation de fonctionnement :
|
20 mA
|
|
Type de produit :
|
CPLD - circuits à logique programmable complexe
|
|
Quantité de l'emballage d'usine :
|
1
|
|
Sous-catégorie :
|
Circuits intégrés logiques programmables
|
|
Poids de l'unité :
|
0.294834 oz
|
La famille FastFLASH XC9500XL est une famille CPLD de 3,3 V conçue pour les applications haute performance à basse tension dans les systèmes de communication et de calcul de pointe, où une fiabilité élevée des appareils et une faible dissipation de puissance sont importantes. Chaque circuit XC9500XL prend en charge la programmation intégrée (ISP) et le balayage limite IEEE Std 1149.1 (JTAG) complet, permettant ainsi une capacité de débogage et d'itération de conception supérieure pour les boîtiers de petit format. La famille XC9500XL est conçue pour fonctionner en étroite collaboration avec les familles FPGA Virtex®, Spartan®-XL et XC4000XL de Xilinx®, ce qui permet aux concepteurs de systèmes de répartir la logique de manière optimale entre les circuits d'interface rapide et la logique à usage général haute densité. Les membres de la famille XC9500XL sont entièrement compatibles avec les broches, ce qui permet une migration facile de la conception sur plusieurs options de densité dans un format de boîtier donné.
Les caractéristiques architecturales du XC9500XL répondent aux exigences de la programmabilité dans le système. La fonction de verrouillage par goupille améliorée évite les réparations coûteuses de la carte. La programmation intégrée à l'ensemble de la plage d'exploitation commerciale et un niveau d'endurance élevé permettent de procéder à des reconfigurations sans souci des mises à niveau sur site. La rétention étendue des données permet une durée de vie du système plus longue et plus fiable.
Les fonctions avancées du système incluent le contrôle de la vitesse de balayage de sortie et des broches de mise à la terre programmables par l'utilisateur pour réduire le bruit du système. Chaque broche utilisateur est compatible avec les entrées 5V, 3.3V et 2.5V, et les sorties peuvent être configurées pour un fonctionnement 3,3V ou 2.5V. Le circuit XC9500XL présente une oscillation symétrique de tension de sortie complète de 3,3 V pour permettre des temps de montée et de descente équilibrés.
Principales caractéristiques
-
Optimisé pour les systèmes 3,3 V hautes performances
-
5 ns de retard logique broche à broche, avec fréquence système interne jusqu'à 208 MHz
-
Boîtiers à faible encombrement, notamment VQFP, TSQFPsand CSP (boîtier à échelle de puce)
-
Sans plomb disponible pour tous les forfaits
-
Fonctionnement à puissance réduite
-
Les broches E/S tolérantes 5 V acceptent les signaux 5 V, 3,3 V et 2,5 V.
-
Capacité de sortie 3,3 V ou 2,5 V.
-
Technologie CMOSFASTFLASH avancée de 0.35 microns
-
Fonctions système avancées
-
Programmable dans le système
-
Verrouillage et routabilité supérieurs des broches avec matrice de commutation FastCONNECT II
-
Blocs de fonction extra-larges à 54 entrées
-
Jusqu'à 90 termes de produit par macrocellule avec attribution de terme de produit individuel
-
Inversion d'horloge locale avec trois horloges globales et à terme unique
-
Activation de sortie individuelle par broche de sortie avec inversion locale
-
Hystérésis d'entrée sur toutes les entrées d'utilisateur et de balayage limite
-
Circuit de maintien de bus sur toutes les entrées de broches utilisateur
-
Prend en charge la capacité de branchement à chaud
-
Prise en charge complète de la fonction de balayage de limite (JTAG) IEEE Std 1149.1 sur tous les circuits
-
Quatre densités de périphérique compatibles avec les broches
-
36 à 288 macrocellules, avec 800 à 6400 usallegates
-
Programmation simultanée rapide
-
Commande de vitesse de balayage sur les sorties individuelles
-
Fonctions de sécurité des données améliorées
-
Excellente qualité et fiabilité
-
10,000 cycles de programmation/effacement d'endurance
-
conservation des données pendant 20 ans
-
Compatible avec les broches de la famille XC9500 à cœur 5 V dans des empreintes de boîtier communes
Pourquoi nous choisir
-
Situé à Shenzhen, le marché électronique de la Chine.
-
100 % garantissent la qualité des composants : d'origine.
-
Stock suffisant pour répondre à vos besoins urgents.
-
Des collègues sophistiqués vous aident à résoudre des problèmes afin de réduire vos risques avec fabrication à la demande
-
Expédition plus rapide : les composants en stock peuvent être expédiés le même jour .
-
Entretien des 24 heures
Remarque :
-
Les images du produit sont fournies à titre de référence uniquement.
-
Vous pouvez contacter le vendeur pour demander un meilleur prix.
-
Pour plus de produits, PLS n'hésitez pas à contacter notre équipe de vente.