Os componentes eletrônicos CI S9S08DZ60F2MLH

N ° de Modelo.
S9S08DZ60F2MLH
pacote
LQFP-64
qualidade
original novo genuíno
D/C
Mais de 17
MFG.
NXP
Pacote de Transporte
Box
Origem
China
Código HS
8542390000
Capacidade de Produção
1000000PCS
Preço de referência
$ 1.80 - 22.50

Descrição de Produto

Descrição

S9S08DZ60F2MLH: de  8 bits MCU HCS08 S08 CISC 60KB Flash 3,3V/5V 64 pinos membros LQFP Brick

Pacote: membros LQFP-64

Mfr. Part#: S9S08DZ60F2MLH

Mfr.: A NXP

Folha de dados:   electronic components IC S9S08DZ60F2MLH MCU 8-bit S08 CISC 60KB Flash (E-mail ou converse conosco para o arquivo PDF)

Status RoHS:  

Qualidade: 100% Original

Garantia: 180 dias


 

O S08D família oferece escalabilidade e flexibilidade de designers da migração com o pino, periféricas e a ferramenta compatibilidade entre S08D dispositivos da família. Esta família de próxima geração altamente integrada de MCUs está repleto de funcionalidades concebidas para proporcionar maior desempenho, bem como economizar energia, tempo de desenvolvimento, o espaço da placa e custo.

Principais recursos

S08 CPU

  • Velocidade do núcleo de 40 MHz, 20 MHz de velocidade da CPU S08
  • HC08 Instruction Set com adição de instrução BGND

Memória escalonável

  • Até 128 KB flash ler/program/apagar sobre toda a tensão de funcionamento e temperatura
  • Até 2 KB EEPROM no circuito de memória programáveis; 8 bytes de página única ou 4 bytes apagar dualpage sector; programa e apagar enquanto executando o flash; apagar abortar
  • Até 8 KB de RAM (16:1 flash/RAM, relação melhor do que a concorrência)

Modos de economia de energia

  • Dois modos de paragem de baixa potência
  • Muito baixa alimentação de interrupção em tempo real para uso em executar, aguarde e modos de paragem

Opções de fonte de relógio

  • Osciladores (XOSC)-controle de loop oscilador Pierce; Crystal ou vibrador cerâmico gama de 31,25 kHz-38.4 kHz ou 1 MHz-16 MHz
  • Gerador de relógio multifunções (MCG) e PLL FLL modos; Relógio de referência interna com guarnição ajuste; oscilador com referência externa/opções da câmara antivibrações

Proteção do sistema

  • Calculador vigia a funcionar correctamente (COP) redefinir com opção para executar a partir de 1 kHz dedicada a fonte do relógio interno ou de relógio do barramento CAN
  • Detecção de baixa tensão com reset ou interromper; pontos de viagem selecionável
  • Detecção opcode ilegal com reset
  • Detecção de endereço ilegal com reset
  • Bloco de Flash proteger
  • Bloco EEPROM proteger

Parte inferior do motor

  • ACMPx-Analog comparadores com possibilidade de interromper a subir, queda ou qualquer borda do comparador; compare a opção de saída de tensão de referência bandgap interna fixa
  • MSCAN-protocolo CAN-Versão 2.0 A, B; quadros de dados padrão e estendidas; suporte para frames remoto; cinco buffers de recepção com regime de armazenagem FIFO; identificador flexível programáveis como filtros de admissão: 2 x 32 bits, 4 x 16 bits ou 8 x 8 bits
  • SCIx-SCI(s) com protocolo 2.0 LIN e SAE J2602; master extended quebrar geração; escravo de detecção de intervalo estendido; escravo LIN suplemento sobre SCI1; correção da taxa de transmissão automática; detecção de tempo de espera de mensagem
  • SPI-Full duplex ou fio único; bidirecional buffer duplo transmitir e receber; o modo master ou slave; MSB-primeira ou a LSB-primeira marcha
  • I 2 C-até 100 kbps com barramento de máximo carregamento; operação multi-master; endereço escravo programáveis; interrompem-motoras, byte por byte de transferência de dados; modo broadcast ativado
  • TPMx-One 6 canais (TMP1) e um 2 canais (TPM2); entrada selecionável capture, saída comparar ou borda tamponado alinhados em cada canal de PWM
  • O RTC (Real-time)-8 contador de bits do contador de moldagem com o binário ou baseadas em decimal prescaler; fonte de relógio externo para base de tempo precisas, hora do dia as funções de agendamento de tarefas ou calendário; Free Running on-chip, oscilator de baixa potência (1 kHz) para wake-up cíclica sem componentes externos

O suporte de desenvolvimento

  • O fio único fundamento debug interface (BDM)
  • Em chip, in-circuit emulation (gelo) com captura de barramento em tempo real

Entrada/Saída

  • 87 de propósito geral os pinos E/S e um pino somente de entrada
  • 32 interromper os pinos com polaridade seleccionáveis em cada pino
  • A histerese e configuráveis de dispositivo de pull-up em todos os pinos de entrada
  • Configurável slew rate e força do dispositivo em todos os pinos de saída

Opções de pacote

  • 100 membros LQFP 14 x 14 mm
  • 64 pinos de baixo perfil quad pack plana (membros LQFP)-10 x 10 mm
  • 48 pinos membros LQFP-7 x 7 mm
  • Pino 32 membros LQFP-7 x 7 mm

Div

  • O desempenho da EMC
  • Vasta gama de tensão de funcionamento: 2,7 V-5.5V

Sistema de depuração de fundo

  • Em chip BDM

Package

  • Pinos compatível com SH, família QG

Programa de longevidade do produto

 

 




Porquê escolher us

  • Localizado em Shenzhen, o mercado electrónico no centro da China.
  • 100% de garantia de qualidade dos componentes: Verdadeiro Original.
  • Um stock suficiente na sua exigência urgente.
  • Colegas sofisticadas ajudam você a resolver problemas para reduzir o risco de fabrico sob demanda
  • Envio mais rápido: em estoque componentes podem enviar o mesmo dia .
  • 24 Horas de serviço  

 

Aviso:

  1. Imagens do produto são apenas para referência.
  2. Você pode entrar em contato com o vendedor para pedir um preço melhor.
  3.  Para mais produtos, Pls não hesite em entrar em contato com nossa equipe de vendas.      

 

Circuito Integrado

SUPERAUTO.CAT, 2023